排序:上传时间 相关度 下载量 查看数

处理器核心 5827

按分类查找:

  • 一种基于DSP的人工耳蜗语音处理器设计

    传统的人工耳蜗语音处理器采用ASIC设计,投入成本高,可移植性差,设计了一种基于TMS320VC5509A的人工耳蜗语音处理器。该处理器采用双麦克风接受语音信号,实现了语音信号的自适应噪声消除和CIS (Continuous Interleaved Sampling) 方案。同一段语音由DSP采样处理得到的刺激脉冲与MATLAB采样处理的结果基本相同。实验结果 ...

    /dl/31806.html

    标签: DSP 人工耳蜗 语音处理器

    上传时间: 2013-10-22

    上传用户:23333

  • 基于DSP的开关磁阻电机调速系统研究

    为对开关磁阻电机调速进行实时控制,设计了一款基于DSP的TMS320F2812数字信号处理器为控制核心,设计开发了开关磁阻电机调速系统。以模块化的思想设计了MCU控制系统、位置检测系统、不对称功率电路等模块。给出了软件设计的思想和方法,完成了嵌入式软件系统的开发。该调速系统结构简单、成本低廉、起动转矩大及调速范围宽 ...

    /dl/31866.html

    标签: DSP 开关磁阻电机 调速 系统研究

    上传时间: 2014-12-28

    上传用户:啊飒飒大师的

  • 基于DSP Builder数字信号处理器的FPGA设计

    基于DSP Builder数字信号处理器的FPGA设计

    /dl/31931.html

    标签: Builder FPGA DSP 数字信号处理器

    上传时间: 2013-10-11

    上传用户:zhuyibin

  • 基于DM642的声源定位系统的设计

    本论文以MS320DM642数字信号处理器为核心,搭建了声源定位及摄像头自动控制的平台。论文中论述了:McASP的原理和应用方法;声波的A/D变换及采样模块设计以及该模块与DSP的接口设计;通过扩展存储器接口EMIF对DSP进行外部存储器扩展的设计以及地址空间配置;利用CPLD作为地址、数据总线管理模块的设计;UART串行传输模块 ...

    /dl/31982.html

    标签: 642 DM 声源定位

    上传时间: 2013-11-22

    上传用户:rtsm07

  • 基于DSP Builder数字信号处理器的FPGA设计

    针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波 ...

    /dl/31995.html

    标签: Builder FPGA DSP 数字信号处理器

    上传时间: 2013-11-17

    上传用户:lo25643

  • 基于功耗管理的DSP处理器设计

    一种具有功耗管理特性的DSP处理器的结构设计。该处理器采用4级流水线和增强型的哈佛并行系统结构及完善的时钟管理模块,提供了一种DSP处理器的集成设计。

    /dl/32007.html

    标签: DSP 功耗管理 处理器

    上传时间: 2013-10-13

    上传用户:星仔

  • DB4CE15核心板

    黑金核心板的原理图

    /dl/32174.html

    标签: 4CE DB4 DB 15

    上传时间: 2013-10-19

    上传用户:jackandlee

  • FPGA在新型激光光幕靶中的应用

    结合坐标采集和处理在新型激光光幕靶中的应用,针对传统激光光幕靶处理器I/O紧缺、处理速度慢、存在错报、漏报,无法测试子弹连发坐标等问题,提出了一种以FPGA为核心的坐标采集和处理系统的设计方法。设计中采用了自顶向下的设计方法,将该系统依据逻辑功能划分为3个模块,并在ISE 14.1和Modelsim中进行设计、编译、仿真, ...

    /dl/32231.html

    标签: FPGA 激光光幕靶 中的应用

    上传时间: 2013-12-19

    上传用户:haoxiyizhong

  • PowerSOPC-2C35核心板原理图V1.1

    PowerSOPC-2C35核心板原理图

    /dl/32413.html

    标签: PowerSOPC 1.1 35 核心板

    上传时间: 2014-12-28

    上传用户:zhanditian

  • 基于NiosII软核处理器的步进电机接口设计

        NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。 ...

    /dl/32514.html

    标签: NiosII 软核处理器 步进电机 接口设计

    上传时间: 2014-12-28

    上传用户:jiwy