FPGA开发全攻略(下册) 如何克服 FPGA I/O 引脚分配挑战 作者:Brian Jackson 产品营销经理Xilinx, Inc. brian.jackson@xilinx.com 对于需要在 PCB 板上使用大规模 FPGA 器件的设计人员来说,I/O 引脚分配是必须面对的众多挑战之一。 由于众多原因,许多设计人员发表为大型 FPGA 器件和高级 BGA 封装确定 ...
/dl/831696.html
标签: FPGA开发全攻略
上传时间: 2022-03-28
上传用户:默默
在水文监测系统设计与建设时,应根据采用的数据传输信道类型及其特性和项目需求,选择ASCII字符编码或HEX/BCD编码帧结构,从本规约规定的报文结构中选择适宜的报文正文,要素编码组合,确定适合于信道传输的单针报文长度。数据报文、查询命令以及设置(控制)命令报文应采用同一种编码结构,不得交叉使用 ...
/dl/831857.html
标签: 数据通信
上传时间: 2022-03-31
上传用户:jimmy950583
感谢您使用 Altera DE教学开发板。这块板子的着眼于为在数字逻辑,计算机组织和FPGA方面的学习提供一个理想的工具。它在硬件和CAD工具上应用先进的技术为学生和专业人员展示了一个宽广的主题。该板具有多种特点,非常适合各大学课程在实验室环境下的一系列设计项目和非常复杂尖端的数字系统的开发和应用。Altera公司为DE2板 ...
/dl/831870.html
标签: altera
上传时间: 2022-04-01
上传用户:bluedrops
可充电无线蓝牙串口通讯电压检测器采集系统 MGS-V-4LED无线电压检测器是玛格森科技研发生产的基于蓝牙无线传输技术的可充电式,移动式电压检测系统。该系列电压检测器最大测量范围达0-3V或0-30V,内置3.7V锂电池,容量200mA-1000mA不等。可以便携移动, ...
/dl/832940.html
标签: 无线 蓝牙 串口通讯 电压检测器
上传时间: 2022-04-23
上传用户:2431247090
2020年3月,国家电网有限公司组织编制ChaoJi充电技术白皮书,全面阐述了ChaoJi充电系统、通信协议、连接器等技术方案、未来标准和产业规划等。日本基于同一解决方案同步编制了新一代充电标准CHAdeMO3.0。ChaoJi充电技术是基于国际三种主流直流充电系统和充电接口技术研发的面向下一代的全球统一的充电接口技术,在完全向前 ...
/dl/833000.html
标签: 电动汽车
上传时间: 2022-04-24
上传用户:xsr1983
针 对 日 常 生 活 中 人 们 热 衷 于 盆 栽 种 植 但 又 因 工 作 繁 忙 而 忘 记 浇 水 导 致 盆 栽 枯 死 的 问 题 , 本 文 提出 采 用 STM32 作 为 系 统 主 控 芯 片 , 构 建 一 个 “ 手 机 APP + 现 场 传 感 器 控 制 ” 的 智 能 监 控 种 植 系 统 。 通 过 对 指 定植 物 种 植 环 境 的 温 度 、 湿 度 数 据 ...
/dl/833204.html
标签: stm32 智能盆栽 远程监控
上传时间: 2022-04-28
上传用户:ibeikeleilei
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Sil ...
/dl/833830.html
标签: altera intel max10
上传时间: 2022-05-11
上传用户:zhengtiantong
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板 ...
/dl/833831.html
标签: altera intel cyclone10
上传用户:qingfengchizhu
Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片 ...
/dl/833832.html
标签: DDR3
上传用户:shjgzh
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Fl ...
/dl/833833.html
标签: altera intel cyclone
上传用户:zhanglei193
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机