一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns
/dl/18008.html
标签: FPGA FFT 并行 设计方法
上传时间: 2013-08-16
上传用户:467368609
一种基于FPGA实现的FFT结构\\r\\n调从基本元器件开始的计算机硬件系统的设计与实现,大多设置在自动控制系,形成了与应用系统结合的计算机教育。 1966年多处理器平台FPGA 学习目标 (1) 理解为什么嵌入式系统使用多处理器 (2) 指出处理器中CPU和硬件逻辑的折衷 ...
/dl/18106.html
标签: FPGA FFT
上传时间: 2013-08-20
上传用户:linlin
对CPLD学习者有帮助,既讲解了硬件的结构,又讲述了VHDL语言的应用
/dl/18126.html
标签: CPLD VHDL 硬件结构 语言
上传用户:leyesome
基于CPLD的双屏结构液晶控制器的研究与设计作者:黄丽薇.doc
/dl/18238.html
标签: CPLD 液晶控制器
上传时间: 2013-08-22
本文详细分析了COOLRUNNER系列CPLD的结构,特点及功能,使用VHDL语言实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分.
/dl/18330.html
标签: COOLRUNNER CPLD
上传时间: 2013-08-26
上传用户:亚亚娟娟123
讲述CPLD和FPGA的结构,对初学者很有用。
/dl/18358.html
标签: CPLD FPGA
上传用户:奔跑的雪糕
节点是网络系统的基本控制单元,论文提出了一种基于CPLD和多处理器结构的控制网络节点设计方案,它能够提高单节点并行处理能力,其模块化结构增强了节点的可靠性。
/dl/18504.html
标签: CPLD 多处理器 控制网络 节点设计
上传时间: 2013-08-31
上传用户:shanxiliuxu
看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下: 对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,E ...
/dl/20973.html
标签: COOLMOS
上传时间: 2014-12-23
上传用户:标点符号
对于常规VDMOS器件结构, Rdson与BV存在矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson增大。所以对于普通VDMOS,两者矛盾不可调和。 但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不 ...
/dl/20993.html
标签: CoolMos 制造
上传时间: 2013-11-11
上传用户:小眼睛LSL
叙述了锁相环的应用及其结构特点, 较详细地介绍了锁相集成电路CD4046的结构特点和应用。
/dl/21094.html
标签: 4046 CD 锁相环技术
上传时间: 2013-10-27
上传用户:gxm2052
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机