排序:上传时间 相关度 下载量 查看数

反卷积 2844

按分类查找:

  • 基于FPGA的高速FIR数字滤波器设计.rar

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要 ...

    /dl/9324.html

    标签: FPGA FIR 数字

    上传时间: 2013-05-24

    上传用户:qiaoyue

  • 反激变压器计算.rar

    反激式变压器的计算,帮助新手顺利设计反激式开关电源的变压器,希望对大家有用

    /dl/9546.html

    标签: 反激变压器 计算

    上传时间: 2013-05-31

    上传用户:17826829386

  • 反激式开关电源变压器的设计

    反激式开关电源变压器的设计反激式变压器是反激开关电源的核心,它决定了反激变换器一系列的重要参数,如占空比D,最大峰值电流,设计反激式变压器,就是要让反激式开关

    /dl/9787.html

    标签: 反激式开关 电源变压器

    上传时间: 2013-04-24

    上传用户:stewart·

  • 单相交流串励电动机温升计算和振动分析

    单相交流串励电动机由于启动转矩大、转速高、体积小等一系列的特点,在电动工具、家用电器,尤其是小家电和吸尘器上获得了十分广泛的应用。论文对单相交流串励电动机的发热和振动特性进行研究。 在第二章,通过讨论电机的发热理论及其影响因素,结合实际建立了数学模型,推导得出一个工程上比较实用的公式,用来计算马达堵 ...

    /dl/10422.html

    标签: 单相交流 电动机 温升计算

    上传时间: 2013-07-31

    上传用户:csgcd001

  • 基于ARM的喷气织机电子送经和卷取控制系统研究

    现代喷气织机以其高速、高性能等优势,占据了无梭织机的大部分市场,并成为最有发展前景的一种织机。送经、卷取机构是织机控制系统的重要组成部分,其对经纱张力的控制精度已成为评定织机质量的重要技术指标。因此,提高和改善喷气织机的电子送经和卷取控制系统的性能非常必要,而且,开发具有高速、高精度的独立电子送经和 ...

    /dl/11102.html

    标签: ARM 喷气织机 电子送经 控制

    上传时间: 2013-06-11

    上传用户:ivan-mtk

  • 基于ARM的织机送经和卷取控制系统的设计

    目前,织机向着高速化、智能化方向发展,无梭织机也越来越占主导地位,开发中高档织机控制系统是当前纺织机械领域的重要课题。织机的电子送经和卷取控制系统是中高档织机控制的关键技术之一,同时它也是无梭织机优越于有梭织机的重要特征之一,因此研究送经和卷取控制系统具有重要意义。 本文研究的内容是织机的送经和卷取 ...

    /dl/11373.html

    标签: ARM 控制系统

    上传时间: 2013-04-24

    上传用户:athjac

  • 基于UC3842反激式开关电源的设计

    开关电源是利用现代电力电子技术,控制开关晶体管开通和关断的时间比率,维持稳定输出电压的一种电源,一般由PWM(脉冲宽度调制)控制IC和 MOSFET构成。本文利用开关电源芯片UC3842设计制作一款新颖的单端反激式、宽电压输入范围、12V8A固定电压输出的96W 开关稳压电源,适用于需要较大电流的直流场合(如对汽车电瓶充电)。 ...

    /dl/11996.html

    标签: 3842 UC 反激式开关电源

    上传时间: 2013-06-10

    上传用户:TF2015

  • 反激变压器设计方法(12V4A)

    关于开关电源反激高频变压器很详细的的计算方法。(12V/5A)

    /dl/12083.html

    标签: 12V4A 反激变压器 设计方法

    上传时间: 2013-04-24

    上传用户:邶刖

  • 反激式开关电源设计

    反激式开关电源模块电路设计指引,开关电源电路模块详细分析讲解。

    /dl/12482.html

    标签: 反激式开关 电源设计

    上传时间: 2013-04-24

    上传用户:lo25643

  • 基于FPGA的高速FIR数字滤波器设计

    本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要 ...

    /dl/12485.html

    标签: FPGA FIR 数字 滤波器设计

    上传时间: 2013-07-15

    上传用户:lanwei