软件的使用程序并附上开发板的原理图,希望对你是一个很好的帮助!其中内容为:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,
/dl/423559.html
标签: BCD 软件 使用程序 8位
上传时间: 2014-01-05
上传用户:xzt
用51的定时器做的精确设置时钟程序 晶振11.0592M的i为115;12M的i为125; 由Delay 参数确定延迟时间
/dl/431454.html
标签: 11.0592 Delay 115 12M
上传时间: 2017-04-24
上传用户:gtzj
N分频器则是一个简单的除N 计数器。分频器对脉冲加减电路的输出脉冲再进行N分频,得到整个环路的输出信号Fout。
/dl/435718.html
标签: N分频 计数器 分频器 减
上传时间: 2017-05-04
上传用户:royzhangsz
MAX7044是基于晶振PLL 的VHF/UHF发射器芯片,在300 MHz~450 MHz频率范围内发射OOK/ASK数据,数据速率达到100 kbps,输出功率+13 dBm(50Ω负载),电源电压+2.1~+3.6 V,电流消耗在2.7 V时仅7.7 mA。工作温度范围一40℃~+125℃,采用3 mm×3 mm SOT23 - 8封装。 MAX7033是一个完全集成的低功耗CMOS超外差接收器芯片,接收 ...
/dl/436458.html
标签: 7044 MAX PLL VHF
上传时间: 2017-05-06
上传用户:cuiyashuo
FPGA开发板配套Verilog HDL代码。芯片为Mars EP1C6F。是基础实验的源码。包括加法器、减法器、乘法器、多路选择器等。
/dl/444623.html
标签: Verilog EP1C6F FPGA Mars
上传时间: 2014-11-10
上传用户:15736969615
led通过晶振的波特率定时器定时显示一个时间程序
/dl/471128.html
标签: led 晶振 定时器 定时
上传时间: 2017-07-29
上传用户:zhichenglu
EDA 全减器 包括半减器
/dl/474508.html
标签: EDA 减 半减器
上传时间: 2014-10-10
上传用户:561596
* 文 件 名:test005.c * 功 能:利用P1.3输出高低电平来控制蜂鸣器蜂鸣。 * 硬件条件:1.CPU型号:AT89S52 * 2.晶振:12.000MHz * 3.用跳线帽短接BEEP_P1.3 * 作 者:POWER
/dl/481028.html
标签: 12.000 test 005 1.3
上传时间: 2017-08-22
上传用户:luopoguixiong
PWM 控制 LED 灯渐亮渐灭程序 适用 ME300B 开发系统 晶振为11.0592M 利用定时器控制产生占空比可变的 PWM 波 按K1,PWM值增加,则占空比减小,LED 灯渐暗。 按K2,PWM值减小,则占空比增加,LED 灯渐亮。 当PWM值增加到最大值或减小到最小值时,蜂鸣器将报警。 ...
/dl/486628.html
标签: PWM 11.0592 300B LED
上传时间: 2017-09-06
上传用户:569342831
键控加/减计数器,将20MHz系统时钟经分频器后可得到5M、1M、100K、10K、5K、1K、10Hz、1Hz
/dl/494317.html
标签: 100K 10K 1Hz MHz
上传时间: 2014-01-17
上传用户:qweqweqwe
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机