一种基于FPGA的Viterbi译码器一种基于FPGA的Viterbi译码器
源代码在线查看: bin2deci.m
function y=bin2deci(x)
%bin2dec.m 二进制序列转换十进制数值函数
%x 二进制序列
%y 十进制数值
li=length(x);
y=(li-1:-1:0);
y=2.^y;
y=x*y';
|
相关资源 |
|
-
一种基于FPGA的Viterbi译码器一种基于FPGA的Viterbi译码器
-
一种维特比译码器状态度量初始化的方法和装置.无压缩密码。
-
提出了一种基于FPGA的高阶高速F IR滤波器的设计与实现方法。通过一个169阶的均方根
升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速F IR滤波器,并且对所设计的
FIR滤波器
-
一种基于FPGA的设计实时高分辨率图像处理系统的设计方法。英文为Real-Time System for High-Image Resolution Disparity Estimation。主要讲算
-
译码器的逻辑功能是将已赋予特定含义的一组二进制输入代码的原意"翻译"出来,变成对应的输出高低电平信号.该程序为3-8译码器.基于VHDL,其开发环境是MAXPLUS2.
-
一种基于FPGA实现的FFT结构
调从基本元器件开始的计算机硬件系统的设计与实现,大多设置在自动控制系,形成了与应用系统结合的计算机教育。 1966年多处理器平台FPGA 学习目标 (1) 理解为什
-
根据微机保护系统的发展趋势, 提出了一种基于数字信号处理器(DSP) 和高级RISC 微处理器(ARM) 双处
理器结构的数字继电保护硬件平台的设计方案,
-
提出一种基于电压电流双环控制的三相SVPWM 逆变器,分析了其两相同步旋转坐标系下的数学模型
并由此构建了系统的电压电流控制器。为了提高系统的动态响应特性及抗扰能力,电压外环包含了负载电流前馈
及
|