Verilog-RISC CPU 代码
实现了简单的RISC cpu
源代码在线查看: test3.pro
//-------------------------------test3.pro??--------------------------------------------------------------------
@00
101_11000 // 00 LOOP: LDA FN2 //load value in FN2 into accum
0000_0001
110_11000 // 02 STO TEMP //store accumulator in TEMP
0000_0010
010_11000 // 04 ADD FN1 //add value in FN1 to accumulator
0000_0000
110_11000 // 06 STO FN2 //store result in FN2
0000_0001
101_11000 // 08 LDA TEMP //load TEMP into the accumulator
0000_0010
110_11000 // 0a STO FN1 //store accumulator in FN1
0000_0000
100_11000 // 0c XOR LIMIT //compare accumulator to LIMIT
0000_0011
001_00000 // 0e SKZ //if accum = 0, skip to DONE
0000_0000
111_00000 // 10 JMP LOOP //jump to address of LOOP
0000_0000
000_00000 // 12 DONE: HLT //end of program
0000_0000
//-----------------------------test3.pro??--------------------------------------------
|
相关资源 |
|
-
Verilog-RISC CPU 代码
实现了简单的RISC cpu
-
一个简单的聊天室的实例,实现了简单的用户登陆,发送消息,查看消息.这是服务器代码
-
该代码用JAVA实现了简单的数字计算功能
-
一个用java写的加解密程序实现了简单的加密
-
用java实现了简单的计算器!
-
摩托罗拉Motolola公司网络处理器C3的示范代码.实现了ATM的AAL2层交换功能.想了解网络处理器的可以
-
该代码是一个完整的温度控制的汇编代码,实现了温度的采集,控制,显示
-
实现了简单的Simple语言的编辑器,包括词法分析,语法分析,生成四元式,以及生成符号表功能,在符号表中还可以进行查询与删除.
|