您现在的位置是:源码地带 > 资源下载

电子设计文档下载,电子开发资源,免费下载,电子技术资料下载 525990个

  • FPGACPLD在交流伺服系统中的应用.rar

    发布者:lijumiao  上传时间:2023-06-27

  • 免费下载

      资源简介:本文围绕永磁同步电机构成的交流伺服系统展开了较为深入、全面的研究。结合美国TI公司的电机控制专用芯片TMS320LF2407A型DSP作为数字控制器的核心,辅以Altera公司的FPGA/CPLD芯片,设计了伺服控制系统硬件,实现了永磁同步电机伺服系统的全数字化控制。详细说明了以TMS320LF2407A型DSP为主控芯片的主回路及控制电路的设计,故障检测及保护电路设计,电流、编码器反馈信号检测电路设计等,并在此基础上设计了上位机指令接口电路,实现了永磁同步电机的闭环控制。 本文研究的重点是伺服系统反馈信号的处理,对增量式光电码盘正交脉冲的任意分频具有很重要的实用价值。文中介绍了锁相分频合成的基本概念,着重论述了程序分频器、变模分频器、小数分频器的原理和实现方法,设计出了等占空比的整数分频,然后在此基础上,完成了对正交脉冲的任意小数分频。实验结果证明了系统任意分频的正确性,具有很重要的市场应用价值。 同时高精度的伺服控制系统必需要求有高精度的位置传感器,本文最后比较了增量式光电编码器和绝对式编码器的区别,并着重介绍了多摩川17位绝对式光电编码器的结构和原理,研究了绝对式编码器的接口、数据帧格式和通信协议,并在FPGA上设计了发送和接受模块,顺利完成对编码器串行数据的解码及和DSP的通信接口。

  • 基于FPGA的永磁同步电机控制器的研究.rar

    发布者:ooaaooxx  上传时间:2023-06-27

  • 免费下载

      资源简介:随着电力电子技术、微处理器技术、控制理论及永磁材料等技术的快速发展,以永磁同步电机作为控制对象的传动领域得到了越来越广泛的关注,随着FPGA的技术的普及和广泛应用,使得各种先进的控制算法得以实现,于是数字化、智能化的永磁交流控制器成为必然的发展趋势和当前的研究热点。本文的主要工作就是围绕数字化的永磁同步电机控制器研究来展开。首先深入研究了永磁同步电机的数学建模方法及电机控制策略问题。在对永磁同步电机的数学模型进行了推导的基础上,在PSIM仿真软件中建立了永磁同步电机的电机模型,提出了一种永磁同步电机传统控制系统仿真建模的新方法。其次对常用的数字脉宽调制方法进行了数学推导,并对滑模控制理论和矢量控制进行了深入的研究分析,将滑模变结构控制应用于永磁同步电机的调速系统中,改善了传统PI控制器参数整定繁琐、系统鲁棒性差的缺点,仿真结果验证了该系统设计方案的优越性。最后在永磁同步电机建模仿真的基础上,根据永磁同步电机控制器的设计要求及FPGA的特点,提出永磁同步电机控制器的的设计方案。按照FPGA模块化设计思想,将整个系统进行了合理的划分,分别对SVPWM、Park变换、SMC、反馈速度测量等重要模块的FPGA硬件实现算法进行了深入的研究。各模块在Modelsim平台上完成功能仿真后并下载到Spartan-3E开发板上完成硬件验证,验证结果表明:永磁同步电机在低速和高速时都能稳定运行,从而证实了本设计方案的可行性。

  • 基于FPGA汽车防撞雷达信号处理机的设计与实现.rar

    发布者:lipengxu  上传时间:2023-06-27

  • 免费下载

      资源简介:随着经济的发展,汽车越来越普及,它给人们带来便利的同时其危害也越来越明显。如何让汽车变得更安全就成了人们追求的目标,因此,汽车防撞雷达的研究越来越得到人们重视。 本文围绕毫米波汽车防撞雷达系统进行了深入分析,重点研究了毫米波汽车防撞雷达的原理、信号处理机的信号处理方法以及信号处理的FPGA实现。本文在以下几个方面展开研究: 首先总结了国内外汽车防撞雷达研发现状,讨论了汽车防撞雷达的性能要求、工作原理和总体设计相关的问题,在此基础上提出一种毫米波汽车防撞雷达总体设计方案,并提出各个分系统方案,给出性能指标。 其次研究了汽车防撞雷达信号处理的各个组成部分,包括FFT、MTD相干积累以及恒虚警检测,并对雷达信号处理算法进行matlab仿真。 最后在Xilinx ISE8.2软件集成环境下,通过调用Xilinx提供的IP核,并与VHDL语言相结合,完成了基于FPGA的软件编程和测试。

  • 数字电视传输系统中BCH码编译码器的研究与FPGA实现.rar

    发布者:xsr1983  上传时间:2023-06-27

  • 免费下载

      资源简介:电视节目数字化是广播电视产业发展历程上的一次重大变革,数字电视传输系统、第三代移动通信系统和新一代因特网一起构成了21世纪的三大信息基础设施。数字电视广播标准深刻影响到诸如信息服务业和发射/接收终端制造业等产业发展。数字电视将逐步与信息、通信领域的其它技术手段相互融合,从而形成全新的、庞大的数字电视产业。数字电视芯片产业的发展对我国广播电视产业的可持续发展,对我国数字电视开发、制造企业核心竞争力的提高,乃至我国综合国力都有着重要的影响。 数字电视信号在传输过程中由于受到各种信道噪声以及多径衰落等干扰因素的影响,必将产生信息失真和误码,因此为了保证数字电视信号的传输质量,数字电视传输系统中广泛使用了信道编码技术。RS码和BCH码由于良好的纠错性能,在许多数字电视标准中都得到了采用。研究发现,采用基于迭代的软判决译码算法,可以进一步提高RS码的译码性能,因此研究适合数字电视传输系统的RS码软判决译码算法很有必要。 本论文首先回顾了数字电视和信道编码理论的发展历程,随后介绍了DMB-TH、CMMB和DVB-S2三个数字电视传输系统的系统结构以及其中使用的信道编码方案;设计了基于FPGA的硬件系统平台,用以实现DMB-TH系统中BCH/RS码+LDPC码串行级联信道编/译码器;深入研究了以上三个系统中BCH/RS码的并行编/译码算法,设计并在FPGA上实现了DMB-TH系统中的并行BCH码编/译码器以及CMMB系统中的比特并行RS码编码器;设计了DMB-TH系统信道编/译码器的整体硬件测试方案,并完成了实际测试,测试结果表明编/译码器完全符合设计要求。此外,总结分析了RS码软判决译码算法的发展和研究现状,重点对其中具有代表性的Koetter-Vardy算法进行了理论研究。最后,对全文进行了总结,并对下一步研究工作予以展望。

  • 数字电视传输系统中LDPC码编码器的研究与FPGA实现.rar

    发布者:hxd  上传时间:2023-06-27

  • 免费下载

      资源简介:自香农先生于1948年开创信息论以来,经过将近60年的发展,信道编码技术已经成为通信领域的一个重要分支,各种编码技术层出不穷。目前广泛研究的低密度奇偶校验(LDCP)码是由R.G.Gallager先生提出的一种具有逼近香农限性能的优秀纠错码,并已在数字电视、无线通信、磁盘存储等领域得到大量应用。 目前数字电视已经成为最热门的话题之一,用手机看北京奥运,已经成为每一个中国人的梦想。最近两年我国颁布了两部与数字电视有关的通信标准,分别是数字电视地面传输标准(DMB-TH)和移动多媒体(CMMB)即俗称的手机电视标准。数字电视正与每个人走得越来越近,我国预期在2015年全面实现数字电视并停止模拟电视的播出。作为数字电视标准的核心技术之一的前向纠错码技术已经成为众多科研单位的研究热点,相应的编解码芯片更成为重中之重。在DMB-TH标准中用到了LDPC码和BCH码的级联编码方式,在CMMB标准中用到了LDPC码和RS码的级联编码方式,在DVB-S2标准中用到了LDPC码和BCH码的级联编码方式。 本论文以目前最重要的三个与数字电视相关的标准:数字电视地面传输标准(DMB-TH)、手机电视标准(CMMB)以及数字卫星电视广播标准(DVB-S2)为切入点,深入研究它们的编码方式,设计了这三个标准中的LDPC码编码器,并在FPGA上实现了前两个标准的编码芯片,实现了DMB-TH标准中0.4、0.6以及0.8三种码率的复用。在研究CMMB标准中编码器设计时,提出一种改进的LU分解算法,该分解方式适合任意的H矩阵,具有一定的广泛性。测试结果表明,芯片逻辑功能完全正确,速度和资源消耗均达到了标准的要求,具有一定的商用价值。

  • VHDL硬件描述语言.rar

    发布者:wwa875  上传时间:2023-06-27

  • 免费下载

      资源简介:本书全面的介绍了VHDL硬件描述语言的基本知识和利用VHDL语言进行数字电路系统设计的方法。

  • 基于FPGA数控精插补芯片的设计.rar

    发布者:fliang  上传时间:2023-06-27

  • 免费下载

      资源简介:本文着重研究用现场可编程门阵列(FPGA)来开发设计精插补芯片。选用Altera公司的Cyclone系列的EP1C3T144C8芯片设计了逐点比较法,数字积分法和比较积分法三种经典插补算法,并对各种算法模块进行了仿真验证。又设计了三个算法选通信号,将三种算法模块综合成了一个整电路。 在完成了FPGA内部三种算法的实现后,设计以一个STC单片机为粗插补处理器的FPGA实验开发系统,并制作了PCB板。实验开发系统板中设计了单片机程序下载和的FPGA下载配置电路,并且配有FPGA专用配置芯片,能实现FPGA上电自动配置。可用该实验系统板进行精插补芯片的设计与开发,以及对所完成设计的功能进行验证。 为验证所设计芯片的插补功能,编写了单片机粗插补程序,将产生的粗插补坐标增量发给FPGA进行插补实验,得到了理想的插补输出脉冲。又编写了单片机脉冲处理程序,读回了FPGA的输出脉冲,并由串口发送给PC机。最后通过编写PC机的串口通信程序以及根据插补脉冲绘图的程序,把FPGA的输出脉冲绘制成了插补轨迹图形。 最终绘图结果显示,在20M输入时钟频率下,由插补脉冲生成的插补轨迹图形正确,验证了本文设计的三种插补算法功能的正确性。本设计插补芯片达到了高速插补功能要求。

  • 基于FPGA的实时图像融合处理系统的逻辑设计.rar

    发布者:jiabin  上传时间:2023-06-27

  • 免费下载

      资源简介:随着多媒体技术发展,数字图像处理已经成为众多应用系统的核心和基础。图像处理作为一种重要的现代技术,已经广泛应用于军事指挥、大视场展览、跟踪雷达、电视会议、导航等众多领域。因而,实现高分辨率高帧率图像实时处理的技术不仅具有广泛的应用前景,而且对相关领域的发展也具有深远意义。 大视场可视化系统由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使细节得到充分地展现。为了在曲面屏幕上正确的显示图像,需要在投影前实时地对图像进行几何校正和边缘融合。而现场可编程门阵列(FPGA)则是用硬件处理实时图像数据的理想选择,基于FPGA的图像处理技术是世界范围内广泛关注的研究领域。 本课题的主要工作就是设计一个以FPGA为核心的硬件系统,该系统可对高分辨率高刷新率(1024*768@60Hz)的视频图像实时地进行几何校正和边缘融合。 论文首先介绍了图像处理的几何原理,然后提出了基于FPGA的大视场实时图像融合处理系统的设计方案和模块功能划分。系统分为算法与软件设计,硬件电路设计和FPGA逻辑设计三个大的部分。本论文主要负责FPGA的逻辑设计。围绕FPGA的逻辑设计,论文先介绍了系统涉及的关键技术,以及使用Verilog语言进行逻辑设计的基本原则。 论文重点对FPGA内部模块设计进行了详细的阐述。仲裁与控制模块是顶模块的主体部分,主要实现系统状态机和时序控制;参数表模块主要实现SDRAM存储器的控制器接口,用于图像处理时读取参数信息。图像处理模块是整个系统的核心,通过调用FPGA内嵌的XtremeDSP模块,高速地完成对图像数据的乘累加运算。最后论文提出并实现了一种基于PicoBlaze核的12C总线接口用于配置FPGA外围芯片。 经过对寄存器传输级VerilogHDL代码的综合和仿真,结果表明,本文所设计的系统可以应用在大视场可视化系统中完成对高分辨率高帧率图像的实时处理。

  • OP放大电路设计.rar

    发布者:1208020161  上传时间:2023-06-27

  • 免费下载

      资源简介:关于OP放大电路设计的经典书籍,非常值得收藏!

  • 如何读单片机的时序图en.rar

    发布者:1208020161  上传时间:2023-06-27

  • 免费下载

      资源简介:如何读单片机的时序图 en 如何读单片机的时序图 en 如何读单片机的时序图 en

  • D类功放.rar

    发布者:GGMD  上传时间:2023-06-27

  • 免费下载

      资源简介:一种D类功放的电路图及PCB图,有兴趣的朋友可以看看,参考参考。

  • 抑制电子电路噪声的方法.rar

    发布者:ddk  上传时间:2023-06-27

  • 免费下载

      资源简介:抑制电子电路噪声的方法,希望对大家有用,看看吧

  • 节能灯.rar

    发布者:sheng199241  上传时间:2023-06-27

  • 免费下载

      资源简介:节能灯的电路原理图,里面有PCB,电路资料,还有PPt

  • 基于FPGA的数字视频系统的研究与设计.rar

    发布者:zhaiyawei  上传时间:2023-06-27

  • 免费下载

      资源简介:随着计算机、网络和多媒体技术的飞速发展以及人民生活水平的不断提高,基于互联网的多媒体产业发展十分迅速。其代表产品有视频监控、网络可视电话等。这些产品具有一个共同的技术基础:视频信号的采集、处理、显示及网络传输。本文针对这一技术基础进行研究与设计,紧扣市场消费热点,具有极强的技术外延性;同时结合对视频系统发展趋势的分析和对解决方案的比较,选用FPGA与SOPC平台对数字视频系统进行研究与设计,使系统具备便携、高性能、低成本、易升级的特点。 本文在分析数字视频系统的通用功能并介绍整体方案规划后,着重介绍了各部分的设计。本文的设计主要可以分为两大部分,课题针对两部分的特点,分别选用了不同的设计方法。 第一部分为本地采集显示部分。本部分基于FPGA平台,采用硬件描述语言进行设计,充分发挥FPGA并行处理、高性能的优势。本部分的主要工作有: 1,视频信号采集方案、处理方案、缓冲存储方案、显示方案的设计与实现。具体工作包括摄像头芯片的选择和驱动实现、视频处理IP核的复用,视频采集模块、存储访问模块、SRAM控制器和VGA控制器的设计与实现等。实现了图像从摄像头输入到VGA动态流畅显示的良好效果。 2,在设计中,充分考虑了模块的独立性和可重用性。如在SRAM控制器中采用封装用户接口并支持多用户访问的设计,使系统模块之间更加独立,访问模块内部更加简洁,也有利于控制器的复用。 3,设计还运用了多种FPGA设计技巧。如采用异步FIFO解决前后级时钟不一致的问题、运用状态机进行数据存储格式的转换、Burst机制保证显示正常、在存储缓冲过程中运用乒乓操作等。 第二部分为网络传输部分。本部分基于SOPC平台设计,采用Nios Ⅱ嵌入式软核、MicroC/OS Ⅱ操作系统,充分发挥IP复用和嵌入式操作系统的优势。本部分的主要工作有: 1,重点分析和研究了网络传输速度,介绍了多种优化方法并通过实验进行了验证,得到了良好的实验效果。 2,针对单处理器无法避免应用程序与网络协议栈竞争CPU资源的情况,探讨了Nios Ⅱ双核系统设计方法,以满足视频系统更高的实时性能要求。 同时,本文两部分的设计还可以方便的连接,构成CPU+FPGA的构架,发挥两者的优势。

  • 基于FPGA的HDMI显示系统的设计与实现.rar

    发布者:pagedown  上传时间:2023-06-27

  • 免费下载

      资源简介:伴随着多媒体显示和传输技术的发展,人们获得了越来越高的视听享受。从传统的模拟电视,到标清、高清、全高清。与显示技术发展结伴而行的是显示接口技术的发展,从模拟的AV端子,S-Video和VGA接口,到数字显示的DVI接口,技术上经历了一个从模拟到数字,从并行到串行,从低速到高速的发展过程。 HDMI是最新的高清晰度多媒体接口,它的规范由Silicon Image等七家公司提出,具有带宽大,尺寸小,传输距离长和支持正版保护等功能,符合当今技术的发展潮流,一经推出,就获得了巨大的成功。成为平板显示器、高清电视等设备的标准接口之一,并获得了越来越广泛的应用。 从上世纪80年代XILINX发明第一款FPGA芯片以来,FPGA就以其体系结构和逻辑单元灵活,运算速度快,编程方便等优点广泛应用与IC设计、系统控制、视频处理、通信系统、航空航天等诸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3为核心,配合Silicon Image的专用HDMI接收芯片搭建了一个HDMI的接收显示平台。针对HDMI带宽宽,数据量大的特点,使用了新型的DDR2 SDRAM作为视频信号的输入和输出缓冲。在硬件板级设计上,针对HDMI和DDR2的相关高速电路,采用了一系列的高速电路设计方法,有效的避免了信号的反射,串扰等不良现象。同时在对HDMI规范和DDR2 SDRAM时序规范的深入研究的基础上,在ALTERA的开发平台QUARTUSII上编写了系统的顶层模块和相关各功能子模块,并仿真通过。 论文的主要工作和创新点表现在以下几个方面: 1、论文研究了最新的HDMI接口规范和新型存储器件DDR2的时序规范。 2、论文搭建的整个系统相当庞大,涉及到相关的规范、多种芯片的资料、各种工具软件的使用、原理图的绘制和PCB板的布局布线,直至后期的编程仿真,花费了作者大量的时间和精力。 3、论文首次使用FPGA来处理HDMI信号且直接驱动显示器件,区别于-般的ASIC方案。 4、论文对高速电路特别是的DDR2布局布线,采用了一系列的专门措施,具有一定的借鉴价值。

  • 数字示波器.rar

    发布者:jiabin  上传时间:2023-06-27

  • 免费下载

      资源简介:基于Mini51板的数字示波器设计 基于Mini51板硬件资源,构思数字示波器的方案已经思考很久了,总是没有集中的时间,一个稍微复杂的设计完成创作需要集中的时间才能完成,这次利用学期结束的一段集中时间,完成了基于LCD12864显示的数字示波器程序设计,现在将文档写出来供大家交流学习用。在此声明,这个教程是写给初学者看的,我会从简单到复杂一步一步详细介绍设计过程,甚至是调试的过程,还包括一些经验总结,特别是提供了完整的keil工程附件。希望读者立足示波器项目,学到更多关于软硬件开发的一些经验技巧。

  • 基于单片机控制的步进电机调速系统的设计.zip

    发布者:ddk  上传时间:2023-06-27

  • 免费下载

      资源简介:论文于单片机控制的基步进电机调速系统的设计 摘要: 步进电机是将电脉冲信号转变为角位移或线位移的开环控制元件。在非超载的情况下,电机的转速、停止的位置只取决于脉冲信号的频率和脉冲数,而不受负载变化的影响,即给电机加一个脉冲信号,电机则转过一个步距角。这一线性关系的存在,加上步进电机只有周期性的误差而无累积误差等特点。使得在速度、位置等控制领域用步进电机来控制变的非常的简单。步进电机的调速一般是改变输入步进电机的脉冲的频率来实现步进电机的调速,因为步进电机每给一个脉冲就转动一个固定的角度,这样就可以通过控制步进电机的一个脉冲到下一个脉冲的时间间隔来改变脉冲的频率,延时的长短来具体控制步进角来改变电机的转速,从而实现步进电机的调速。在本设计方案中采用AT89C51型单片机内部的定时器改变CP脉冲的频率从而实现对步进电机的转速进行控制,实现电机调速与正反转的功能。

  • LDPC码译码器FPGA实现研究.rar

    发布者:zinuoyu  上传时间:2023-06-27

  • 免费下载

      资源简介:LDPC码以其接近Shannon极限的优异性能在编码界引起了轰动,成为研究的热点。随着研究的不断深入和技术的发展,目前,LDPC码已经被多个通信系统定为信道编码方案,并被应用到第二代数字视频广播卫星(DVB—S2)通信系统中。由于LDPC码译码过程中所涉及的数据量庞大,译码时序控制复杂,如何实现LDPC码译码器成为了人们研究的重点。 论文以基于FPGA实现LDPC码译码器为研究目标,主要对译码算法选择、译码数据量化、定点数据表示方式、译码算法关键运算单元的FPGA设计和译码的时序控制进行了深入研究。首先分析了LDPC码的基本译码原理和常用译码算法。然后重点分析了BP算法、Log-BP算法、最小和算法和归一化最小和算法,并对四种译码算法的纠错性能和译码复杂度进行比较论证,选出适合硬件实现的译码方案。结合通信系统,对译码算法进行仿真分析,确定了译码算法的各个参数值和译码量化方案。 在系统仿真分析论证的基础之上,以归一化最小和译码算法为理论方案,利用硬件描述语言编写译码功能模块,并基于FPGA实现了固定译码长度的LDPC码译码器,利用MATLAB和Modelsim分别对译码器进行了功能验证和时序验证,最后模拟通信系统完成了译码器的硬件测试。

  • 基于FPGA的扩频通信系统的实现.rar

    发布者:XuVshu  上传时间:2023-06-27

  • 免费下载

      资源简介:扩频通信技术是信息时代的三大高技术通信传输方式之一,与常规的通信技术相比。具有低截获率、强抗噪声、抗干扰性,具有信息隐蔽和多址通信等特点,目前已从军事领域向民用领域迅速发展。在民用化之后,它被迅速推广到各种公用和专用通信网络之中,如卫星通信、数据传输、定位、测距等系统中。 扩频通信技术中,最常见的是直接序列扩频通信(DSSS)系统,然而目前专用扩频芯片大部分功能都已固化。缺少产品开发的灵活性。其次,目前用FPGA与DSP相结合实现的直接序列扩频的收发系统比较多,系统复杂且成本高。另外,现代扩频通信系统在接收和发送端需要完成许多快速复杂的信号处理,这对电路的可靠性和处理速度提出了更高的要求。因此,设计一个全部用FPGA技术实现的扩频通信收、发系统具有较强的实际应用价值。 根据FPGA的高速并行处理能力和全硬件实现的特点,采用直接序列扩频技术,借助QuartusⅡ6.0及Protel99se工具,完成了系统的软件仿真和硬件电路设计。实验结果表明,比用传统的FPGA与DSP相结合实现方式,提高了处理速度,减少了硬件延时。同时采用了流水线技术,提高了系统并行处理的能力。并且系统功能可以通过程序来修改和升级,与专用扩频芯片相比,具有很大的灵活性。所有模块都集成在一个芯片中,提高了系统的稳定性和可靠性。

  • ad7705.rar

    发布者:默默  上传时间:2023-06-27

  • 免费下载

      资源简介:应用c8051F340的AD7705已调试通过很好用

  • 基于FPGA的信道化中频接收机设计与仿真实现研究.rar

    发布者:hxd  上传时间:2023-06-27

  • 免费下载

      资源简介:软件无线电(Software Radio)具有高度灵活性、开放性,很容易实现与现有和未来多种电台的兼容,能最大限度的满足了互联互通的要求。而基于多相滤波器组的信道化软件无线电接收技术以其固有的全概率接收、降采样速率以及其大幅提高运算速率的能力越来越受到重视。本文主要研究了基于现场可编程门阵列(FPGA)的软件无线电信道化中频接收技术设计与实现。 首先介绍了软件无线电的基本概念以及其发展状况,深入讨论了软件无线电的基本理论,主要介绍了设计中所用到的带通采样技术、信号的抽取技术与多相滤波技术。 然后简要介绍了信道化中频接收机的射频(Radio Frequency,RF)前端接收技术,设置宽中频超外差接收机射频前端的设计指标,给出了改进的实信号滤波器组低通型实现结构,并依此推导和建立了实信号多相滤波器组信道化中频接收机的数学模型。 最后基于EP1S80开发平台实现了实信号多相滤波器组信道化的中频接收机。给出了多相滤波器、抽取运算、FFT运算、信道划分以及复乘运算的设计方案。仿真结果表明,该接收机能够实现对中频信号的正确接收,验证了系统设计的可行性。

  • AltiumDesigner.rar

    发布者:zhanglei193  上传时间:2023-06-27

  • 免费下载

      资源简介:altium designer 是protel的升级版本,很适合初学者哦!

  • IN4148中文资料.rar

    发布者:kent  上传时间:2023-06-27

  • 免费下载

      资源简介:开关二极管IN4148中文资料 中文器件手册

  • EMC整改方案[1].part2.rar

    发布者:ooaaooxx  上传时间:2023-06-27

  • 免费下载

      资源简介:EMC整改方案EMC整改方案21].part1EMC整改方案21].part1EMC整改方案21].part121].part1

  • modbus通信协议.rar

    发布者:tqsun2008  上传时间:2023-06-27

  • 免费下载

      资源简介:完整介绍了modbus通信协议在C语言下的具体实现方式!

  • 基于单片机和FPGA的高精度智能测时仪的设计.rar

    发布者:yb9018  上传时间:2023-06-27

  • 免费下载

      资源简介:区截装置测速法是现代靶场中弹丸测速的普遍方法,测时仪作为区截装置测速系统的主要组成部分,其性能直接影响弹丸测速的可靠性和精度。本文根据测时仪的发展现状,按照设计要求,设计了一种基于单片机和FPGA的高精度智能测时仪,系统工作稳定、操作方便、测时精度可达25ns。 本文详细给出了系统的设计方案。该方案提出了一种在后端用单片机处理干扰信号的新方法,简化了系统硬件电路的设计,提高了测时精度;提出了一种基于系统基准时间的测时方案,相对于传统的测时方法,该方案为分析试验过程提供了有效数据,进一步提高了系统工作的可靠性;给出了一种输入信息处理的有效方法,保证了系统工作的稳定性。 本文设计了系统FPGA逻辑电路,包括输入信号的整形滤波、输入信号的捕捉、时基模块、异步时钟域间数据传递、与单片机通信、单片机I/O总线扩展等;实现了系统单片机程序,包括单片机和。FPGA的数据交换、干扰信号排除和弹丸测速测频算法的实现、LCD液晶菜单的设计和打印机的控制、FLASH的读写、上电后对FPGA的配置、与上位机的通信等;分析了系统的误差因素,给出了系统的误差和相对误差的计算公式;通过实验室模拟测试以及靶场现场测试,结果表明系统工作可靠、精度满足设计要求、人机界面友好。

  • 基于软件无线电的16QAM调制解调器设计与FPGA实现.rar

    发布者:jimmy950583  上传时间:2023-06-27

  • 免费下载

      资源简介:本文将高效数字调制方式QAM和软件无线电技术相结合,在大规模可编程逻辑器件FPGA上对16QAM算法实现。在当今频谱资源日趋紧缺的情况下有很大现实意义。 论文对16QAM软件实现的基础理论,带通采样理论、变速率数字信号处理相关抽取内插技术做了推导和分析;深入研究了软件无线电核心技术数字下变频原理和其实现结构;对CIC、半带等高效数字滤波器原理结构和性能作了研究;16QAM调制和解调系统设计采用自项向下设计思想;采用硬件描述语言VerilogHDL在EDA工具QuartusII环境下实现代码输入;对系统调试采用了算法仿真和在系统实测调试相结合方法。 论文首先对16QAM调制解调算法进行系统级仿真,并对实现的各模块的可行性仿真验证,在此基础上,完成了调制端16QAM信号的时钟分频模块、串并转换模块、星座映射、8倍零值内插、低通滤波以及FPGA和AD9857接口等模块;解调器主要完成带通采样、16倍CIC抽取滤波,升余弦滚降滤波,以及16QAM解码等模块,实现了16QAM调制器;给出了中频信号时域测试波形和频谱图。本系统在200KHz带宽下实现了512Kbps的高速数据数率传输。论文还对增强型数字锁相环EPLL的实现结构进行了研究和性能分析。

  • 基于FPGA的雷达信号侦察数字接收机关键技术研究.rar

    发布者:jiabin  上传时间:2023-06-27

  • 免费下载

      资源简介:随着信号处理技术的进步和电子技术的发展,雷达信号侦察接收机逐渐从模拟体制向数字体制转变。软件无线电概念的提出,促使雷达侦察接收机朝大带宽、全截获方向发展,现有的串行信号处理体制已经很难满足系统要求。FPGA器件的出现,为实现宽带雷达信号侦察数字接收机提供了硬件支持。 本文结合FPGA芯片特点,在前人研究基础上,从算法和硬件实现两方面,对雷达信号侦察数字接收机若干关键技术进行了研究和创新,主要研究内容包括以下几个方面。 1)给出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的两种FPGA设计联合仿真技术。这种联合仿真技术,大大提高了基于FPGA的雷达信号侦察数字接收机的设计效率。 2)给出了一种基于FFT/IFFT的宽带数字正交变换算法,并将该算法在FPGA中进行了硬件实现,设计可对600MHz带宽内的输入信号进行实时正交变换。 3)提出了一种全并行结构FFT的FPGA实现方案,并将其在FPGA芯片中进行了硬件实现,设计能够在一个时钟周期内完成32点并行FFT运算,满足了数字信道化接收机对数据处理速度的要求。 4)提出了一种自相关信号检测FPGA实现方案,通过改变FIFO长度改变自相关运算点数,实现了弱信号检测。提出通过二次门限处理来消除检测脉冲中的毛刺和凹陷,降低了虚警概率,提高了检测结果的可靠性。 5)在单通道自相关信号检测算法基础上,提出采用三路并行检测,每路采用不同的相关点数和检测门限,再综合考虑三路检测结果,得到最终检测结果。给出了算法FPGA实现过程,并对设计进行了联合时序仿真,提高了检测性能。 6)给出了一种利用FFT变换后的两根最大谱线进行插值的快速高精度频率估计方法,并将该算法在FPGA硬件中进行了实现。通过利用FFT运算后的实/虚部最大值进行插值,降低了硬件资源消耗、缩短了运算延迟。 7)结合4)、5)、6)中的研究成果,完成了对雷达脉冲信号到达时间、终止时间、脉冲宽度和脉冲频率的估计,最终在一块FPGA芯片内实现了一个精简的雷达信号侦察数字接收机,并在微波暗室中进行了测试。

  • 基于ARM与FPGA的高速数据采集技术研究.rar

    发布者:kjl  上传时间:2023-06-27

  • 免费下载

      资源简介:本文研究基于ARM与FPGA的高速数据采集系统技术。论文完成了ARM+FPGA结构的共享存储器结构设计,实现了ARMLinux系统的软件设计,包括触摸屏控制、LCD显示、正弦插值算法设计以及各种显示算法设计等。同时进行了信号的高速采集和处理的实际测试,对实验测试数据进行了分析。 论文分别从软件和硬件两方面入手,阐述了基于ARM处理器和FPGA芯片的高速数据采集的硬件系统设计方法,以及基于ARMLinux操作系统的设备驱动程序设计和应用程序设计。 硬件方面,在FPGA平台上,我们首先利用乒乓操作的方式将一路高速数据信号转换成频率为原来频率1/4的4路低速数据信号,再将这四路数据分别存储到4个FIFO中,然后再对这4个FIFO中的数据拼接并存储在FPGA片上的双端口双时钟RAM中,最后将FPGA的双端口双时钟RAM挂载到ARM系统的总线上,实现了ARM和FPGA共享存储器的系统结构,使ARM处理器可以直接读取这个双端口双时钟的RAM中的数据,从而大大提高了数据采集与处理的效率。在采样频率控制电路设计方面,我们通过使FIFO的数据存储时钟降低为标准状态下的1/n实现数据采集频率降为标准状态的1/n,从而实现了由FPGA控制的可变频率的数据采集系统。 软件方面,为了更有效地管理和拓展系统功能,我们移植了ARMLinux操作系统,并在S3C2410平台上设计实现了基于Linux操作系统的触摸屏驱动程序设计、LCD驱动程序移植、自定义的FPGA模块驱动程序设计、LCD显示程序设计、多线程的应用程序设计。应用程序能够控制FPGA数据采集系统工作。 在前端采样频率为125MHz情况下,系统可以正常工作。能够实现对频率在5MHz以下的信号波形的直接显示;对5MHz至40MHz的信号,使用正弦插值算法进行处理,显示效果良好。同时这种硬件结构可扩展性强,可以在此基础上实现8路甚至16路缓冲的系统结构,可以使系统支持更高的采样频率。

  • 基于FPGA的数字视频光纤传输系统的设计.rar

    发布者:kent  上传时间:2023-06-27

  • 免费下载

      资源简介:随着计算机技术和通信技术的迅速发展,数字视频在信息社会中发挥着越来越重要的作用,视频传输系统已经被广泛应用于交通管理、工业监控、广播电视、银行、商场等多个领域。同时,FPGA单片规模的不断扩大,在FPGA芯片内部实现复杂的数字信号处理系统也成为现实,因此采用FPGA实现视频压缩和传输已成为一种最佳选择。 本文将视频压缩技术和光纤传输技术相结合,设计了一种基于无损压缩算法的多路数字视频光纤传输系统,系统利用时分复用和无损压缩技术,采用串行数字视频传输的方式,可在一根光纤中同时传输8路以上视频信号。系统在总体设计时,确定了基于FPGA的设计方案,采用ADI公司的AD9280和AD9708芯片实现A/D转换和D/A转换,在FPGA里实现系统的时分复用/解复用、视频数据压缩/解压缩和线路码编解码,利用光收发一体模块实现电光转换和光电转换。视频压缩采用LZW无损压缩算法,用Verilog语言设计了压缩模块和解压缩模块,利用Xilinx公司的IP核生成工具Core Generator生成FIFO来缓存压缩/解压缩单元的输入输出数据,光纤线路码采用CIMT码,设计了编解码模块,解码过程中,利用数字锁相环来实现发射与接收的帧同步,在ISE8.2和Modelsim仿真环境下对FPGA模块进行了功能仿真和时序仿真,并在Spartan-3E开发板和视频扩展板上完成了系统的硬件调试与验证工作,实验证明,系统工作稳定,图像清晰,实时传输效果好,可用于交通、安防、工业监控等多个领域。 本文将视频压缩和线路码编解码在FPGA里实现,利用FPGA的并行处理优势,大大提高了系统的处理速度,使系统具有集成度高、灵活性强、调试方便、抗干扰能力强、易于升级等特点。