基于FPGA数字频率计的设计
共19页
这是一份非常不错的资料,欢迎下载,希望对您有帮助!
资源简介:基于FPGA数字频率计的设计共19页这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2022-03-10
上传用户:lw125849842
资源简介:基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。
上传时间: 2013-08-05
上传用户:13736136189
资源简介:基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。
上传时间: 2013-12-16
上传用户:xiaodu1124
资源简介:基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
资源简介:基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
上传时间: 2014-01-02
上传用户:wang5829
资源简介:基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-11-25
上传用户:ruan2570406
资源简介:基于单片机的数字频率计的设计
上传时间: 2013-06-16
上传用户:eeworm
资源简介:专辑类-单片机专辑-258册-4.20G 基于单片机的数字频率计的设计-68页-0.7M.pdf
上传时间: 2013-07-09
上传用户:nbdedu
资源简介:提出一种基于单片机AT89S52控制的数字频率计的设计新方法。该方法将待测频率信号经过整形放大后输入单片机,然后由单片机控制内部计数器分别对待测信号和标准信号同时计数,再经运算处理得到测量结果,可自动量程转换,并由1602ALED显示器实时显示。该设计与...
上传时间: 2013-10-22
上传用户:erkuizhang
资源简介:基于高速串行BCD 码除法的数字频率计的设计
上传时间: 2013-12-23
上传用户:杜莹12345