目前,在电压互感器设计中,虽有人进行过可靠性设计利优化设计方面的研究,但采用的方法仍为传统方法.本文采用现代设计方法,它将有限元分析、可靠性设计技术利优化设计技术有机的结合起来,因此采用现代设计方法得到的方案比利用传统设计方法设计出的方案更加经济合理.首先,本文简单介绍了电压互感器的原理,描述了电压互感器的分类、基本参数和误差分析.第二,本文研究了电磁场有限元分析原理,介绍了麦克斯韦方程和电磁场微分方程.本文采用大型通用有限元分析软件ANSYS对电压互感器进行二维电磁场有限元分析,对电压互感器建立了有限元数学模型和网格剖分,对有限元模型加载了边界条件并进行了求解.研究了二维磁场分析单元PLANE53单元利电路模拟单元CIRCU124单元的特点及使用方法.第三,对电压互感器的瓷套部分进行了可靠性设计.瓷套所受的弯曲负荷应力很多,主要包括:风力负荷产生的弯曲应力,地震负荷产生的弯曲应力,产品运输中倾斜产生的弯曲应力.本文研究了瓷套的应力分布的确定方法,将多种应力叠加在一起,推出了应力分布参数的计算公式.瓷套的应力、强度利各设计变量均可认为服从正态分布,在设计时作为正态分布变量处理.本文应用应力-强度干涉理论,对电压互感器瓷套的可靠性设计方法进行了研究.第四,研究了ANSYS软件的优化设计模块,研究了采用ANSYS软件进行优化设计的步骤和优化工具及方法.利用ANSYS软件的参数化设计语言与其OPT模块,实现了有限元数值计算与优化设计的有机结合.并以额定一次电压35KV,额定二次电压100V,额定频率50HZ的电压互感器为例,进行了有限元分析计算利优化设计.根据电压互感器产品设计的实际情况,确定设计变量为绕组导线规格和铁心结构尺寸.优化循环结束以后,可以选择列出所有参数的数值,也可以只列出优化变量,可以用图显示指定的参数随序列号的变化情况,通过多方案的比较,得到最优方案.将现代设计方法应用于生产厂家,可节省研究开支,大大缩短开发周期,减少计算误差,减少试验费用,降低成本,提高产品的可靠性,因此本项目的研究具有良好的经济效益和社会效益.
资源简介:目前,在电压互感器设计中,虽有人进行过可靠性设计利优化设计方面的研究,但采用的方法仍为传统方法.本文采用现代设计方法,它将有限元分析、可靠性设计技术利优化设计技术有机的结合起来,因此采用现代设计方法得到的方案比利用传统设计方法设计出的方案更加经济...
上传时间: 2013-06-10
上传用户:tuilp1a
资源简介:刺绣自动编针中的文字识别方法研究.rar
上传时间: 2016-05-08
上传用户:Pzj
资源简介:精密复杂结构的几种现代设计方法
上传时间: 2013-07-21
上传用户:eeworm
资源简介:在能源枯竭与环境污染问题日益严重的今天,风力发电已经成为绿色可再生能源的一个重要途径。双馈电机变速恒频(VSCF)发电是通过对转子绕阻的控制来实现的,而转子回路流动的功率是由发电机运行范围所决定的转差功率,因而可以将发电机的同步转速设定在整个运行...
上传时间: 2013-07-09
上传用户:leileiq
资源简介:本文以滤波技术飞速发展,小波滤波优越性的凸现,以及虚拟仪器的易操作等良好特性为背景,以简单易行和滤波效果良好为研究目的,展开本文信号滤波处理的研究工作。 在深入研究三种小波滤波方法原理和优缺点的基础上,本文提出了一种新的优化滤波方法,包括以...
上传时间: 2013-07-20
上传用户:gokk
资源简介:机械五金类专辑 84册 3.02G精密复杂结构的几种现代设计方法 321页 4.6M.pdf
上传时间: 2014-05-05
上传用户:时代将军
资源简介:抑制△I 噪声一般需要从多方面着手, 但通过PCB 设计抑制△I 噪声是有效的措施之一。如何通过PCB 设计抑制△I 噪声是一个亟待深入研究的问题。在对△I 噪声的产生、特点、主要危害等研究的基础上, 讨论了辐射干扰机理, 重点结合PCB 和EMC 研究的新进展, 研究了...
上传时间: 2014-12-24
上传用户:时代电子小智
资源简介:抑制△I 噪声一般需要从多方面着手, 但通过PCB 设计抑制△I 噪声是有效的措施之一。如何通过PCB 设计抑制△I 噪声是一个亟待深入研究的问题。在对△I 噪声的产生、特点、主要危害等研究的基础上, 讨论了辐射干扰机理, 重点结合PCB 和EMC 研究的新进展, 研究了...
上传时间: 2013-11-18
上传用户:wweqas
资源简介:FFT处理器的FPGA设计方法,适合做信号处理的技术人员参考,用FPGA实现
上传时间: 2013-08-06
上传用户:bensonlly
资源简介:FPGAcpld结构分析 pga的EDA设计方法 fpga中的微程序设计 复杂可编程逻辑器件cpld专题讲座(Ⅴ)──cpld的应用和实现数字逻 一种使用fpga设计的DRAM控制器 用cpld器件实现24位同步计数器的设计
上传时间: 2013-08-10
上传用户:yph853211