基于FPGA实现高速专用数字下变频器基于FPGA实现高速专用数字下变频器
资源简介:基于FPGA实现高速专用数字下变频器基于FPGA实现高速专用数字下变频器
上传时间: 2018-05-08
上传用户:gnifengyu
资源简介:本论文首先描述了数字下变频基本理论和结构,对完成各级数字信号处理所涉及到的CORDIC、CIC、HB、DA、重采样等关键算法做了适当介绍;然后根据这些算法提出了基于FPGA实现的结构并进一步给出了性能分析;并且从数字下变频的系统层次上考虑了各模块彼此间的性能制...
上传时间: 2013-05-25
上传用户:01010101
资源简介:本文主要对数字下变频器的FPGA实现方法进行了研究分析,重点完成了其主要模块的设计验证,最后进行了初步的系统级验证。目标任务是利用FPGA实现一个单通道专用数字下变频芯片,以目前得到广泛应用的、代表单通道DDC器件领先水平的产品——美国Intersil公司的H...
上传时间: 2013-04-24
上传用户:sunjet
资源简介:基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调...
上传时间: 2013-11-03
上传用户:23333
资源简介:基于FPGA芯片Stratix II EP2S60F672C4设计了一个适用于宽带数字接收机的带宽可变的数字下变频器(VB-DDC)。该VB-DDC结合传统数字下变频结构与多相滤波结构的优点,实现了对输入中频信号的高效高速处理,同时可以在较大范围内对信号处理带宽灵活配置。硬件调...
上传时间: 2013-10-13
上传用户:haiya2000
资源简介:本文设计和实现了基于FPGA的数字下变频器DDC,用于宽带数字中频软件无线电接收机中。采用自上向下的模块化设计方法,将DDC的功能划分为基本单元,实现这些功能模块并组成模块库。在具体应用时,优化配置各个模块来满足具体无线通信系统性能的要求。这样做比传...
上传时间: 2013-08-05
上传用户:lishuoshi1996
资源简介:本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的...
上传时间: 2013-05-24
上传用户:qiaoyue
资源简介:本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的...
上传时间: 2013-07-15
上传用户:lanwei
资源简介:基于CORDIC算法数字下变频器设计提出基于CORDIC算法利用FPGA平台数字下变频器设计方案
上传时间: 2016-08-11
上传用户:王小奇
资源简介:用于数字下变频器的 FPGA 实现
上传时间: 2017-01-13
上传用户:songnanhua