基于VDHL的38译码器的实现与58分频器的实现 FPGA主芯片:CycloneII EP2C35F672C6
资源简介:基于VDHL的38译码器的实现与58分频器的实现 FPGA主芯片:CycloneII EP2C35F672C6
上传时间: 2014-01-17
上传用户:banyou
资源简介:介绍了各种分频器的设计,VHDL描述。包括偶数分频器,奇数分频器,办整数分频器
上传时间: 2017-05-18
上传用户:haohaoxuexi
资源简介:基于quartus II软件 用verilog 语言描述的38译码器
上传时间: 2013-12-01
上传用户:wweqas
资源简介:用Verilog实现基于FPGA的通用分频器
上传时间: 2013-08-30
上传用户:xingyuewubian
资源简介:用VerilogHDL实现基于FPGA的通用分频器的设计
上传时间: 2013-10-28
上传用户:xiaoxiang
资源简介:用VerilogHDL实现基于FPGA的通用分频器的设计
上传时间: 2015-01-02
上传用户:oooool
资源简介:用Verilog实现基于FPGA的通用分频器
上传时间: 2015-08-20
上传用户:songrui
资源简介:使用Verilog硬件描述语言编程的38译码器,包含测试描述
上传时间: 2014-01-23
上传用户:cc1015285075
资源简介:程序提供了一种高效简单的38译码器的算法,非常实用
上传时间: 2016-11-14
上传用户:ainimao
资源简介:本文为用vhdl语言编写的38译码器,为doc格式,请先复制到相应软件例如maxplus中再使用。
上传时间: 2013-12-21
上传用户:思琦琦