技术文章《自采样比例积分控制全数字锁相环的性能分析和实现》有一定参考价值
资源简介:技术文章《自采样比例积分控制全数字锁相环的性能分析和实现》有一定参考价值
上传时间: 2015-08-21
上传用户:silenthink
资源简介:比较好的技术文章《基于VHDL的全数字锁相环的设计》有关键部分的源代码。
上传时间: 2013-12-24
上传用户:362279997
资源简介:该文档为基于DSP Builder的带宽自适应全数字锁相环的设计与实现总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-05-01
上传用户:hbsun
资源简介:介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法,详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA实现。
上传时间: 2013-08-11
上传用户:yare
资源简介:一篇关于数字锁相环的很好的文章,费了很大力气才搞到的
上传时间: 2013-12-30
上传用户:zhangyi99104144
资源简介:本人的文章,分析了结构化程序设计方法和面向对象的方法的区别与比较,揭示其共性与不同点,相信对软件设计和语言掌握有一定参考价值.
上传时间: 2015-10-28
上传用户:cc1915
资源简介:介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法,详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA实现。
上传时间: 2017-05-11
上传用户:Divine
资源简介:锁相技术相关专辑 38册 209M用数字锁相环电路实现高精度宽范围频率控制.pdf
上传时间: 2014-05-05
上传用户:时代将军
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致,...
上传时间: 2013-12-31
上传用户:hphh
资源简介:508a的控制锁相环的程序,这次不会重了吧 老子自己写的
上传时间: 2013-12-21
上传用户:epson850