系数为4的扰码生成器,并每四位扰码产生一个触发串并转换的触发信号,可用于4b/5b编码的触发信号。verilog程序,带test程序
资源简介:系数为4的扰码生成器,并每四位扰码产生一个触发串并转换的触发信号,可用于4b/5b编码的触发信号。verilog程序,带test程序
上传时间: 2013-12-07
上传用户:dapangxie
资源简介:产生级数为4的M序列,P1输入4个初值,在数码管上显示出来,单片机模拟产生伪序列码
上传时间: 2013-12-24
上传用户:李彦东
资源简介:基于CPLD的扰码与解扰码器的设计,扰码用M序列实现,m序列级数和频率可选
上传时间: 2013-08-21
上传用户:jiahao131
资源简介:计算长度为4的整数次幂的序列的DFt的快速算法。运行环境VC++。
上传时间: 2013-12-04
上传用户:hanli8870
资源简介:PostgreSQL 8.1.4的源码 适用于Linux下的开源数据库系统
上传时间: 2014-01-23
上传用户:sqq
资源简介:VHDL源代码.设计一个模为4的计数器,并在实验箱上用七段数码管显示结果
上传时间: 2013-12-25
上传用户:zxc23456789
资源简介:DVB-C中的扰码源程序,可以不用修改直接使用
上传时间: 2013-12-18
上传用户:jeffery
资源简介:基于CPLD的扰码与解扰码器的设计,扰码用M序列实现,m序列级数和频率可选
上传时间: 2016-06-21
上传用户:Shaikh
资源简介:MATLAB7.x数字信号处理 光盘内容。其中为课本的源码。有利于学习。
上传时间: 2014-07-11
上传用户:2404
资源简介:LINUX 2.6.17.4的源码,本人已经在S3C2410下移植成功,配置已经写好,可以直接用。
上传时间: 2016-08-25
上传用户:1079836864