简单介绍了ADI公司推出的新一代高性能模拟乘法器ADL5391的主要特性和工作原理。给出了基于ADL5391的宽带乘法器的典型应用电路,并对其进行了测试。最后设计了基于ADL5391的二倍频电路,测试结果表明该二倍频电路具有性能稳定、工作频带宽、测量精度高、抗干扰能力强等优点。 ...
/dl/20284.html
标签: 5391 ADL 模拟乘法器
上传时间: 2013-10-25
上传用户:FreeSky
浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文章从浮点加法器算法和电路实现的角度给出设计方法,通过VHDL语言在QuartusII中进行设计和验证,此加法器通过状态机控制运算,有效地降低了功耗,提高了速度,改善了性能。 ...
/dl/20930.html
标签: FPU 加法器
上传时间: 2014-01-19
上传用户:xauthu
定点乘法器设计(中文) 运算符: + 对其两边的数据作加法操作; A + B - 从左边的数据中减去右边的数据; A - B - 对跟在其后的数据作取补操作,即用0减去跟在其后的数据; - B * 对其两边的数据作乘法操作; A * B & 对其两边的数据按位作与操作; A & B # 对其两边的数据 ...
/dl/21311.html
标签: 定点 乘法器设计
上传时间: 2013-12-17
上传用户:trepb001
模拟乘法器在运算电路中的应用 8.6.1 乘法运算电路 8.6.2 除法运算电路 8.6.3 开方运算电路
/dl/21414.html
标签: 模拟乘法器 中的应用 运算电路
上传时间: 2013-10-10
上传用户:270189020
为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单元是利用一种改进的超前进位算法实现,选择进位算法可使不同的分组单元并行运算,利用低位的运算结果选择高位的进位为1或者进位为零的运算结果,节省了进位选择等待的时间,最后利用XILINX进行时 ...
/dl/21478.html
标签: 进位 加法器 硬件 电路实现
上传时间: 2013-12-19
上传用户:jshailingzzh
8位加法器和减法器设计实习报告
/dl/21488.html
标签: 8位 加法器 减法器 实习报告
上传时间: 2013-10-22
上传用户:sjyy1001
本指南包含有关移除和安装Secure Access 6000机柜中的现场置换单元的信息。 有关Secure Access 6000的安全信息,请参阅Juniper Networks支持站点上的Juniper Networks Security Products Safety Guide。以下各部分将介绍有关组件的移除和安装的详细过程。 ...
/dl/24828.html
标签: Secure Access 6000
上传时间: 2014-01-25
上传用户:shenlan
EDA课程设计8位十进制乘法器。
/dl/32183.html
标签: 8位 十进制 乘法器
上传时间: 2013-10-17
上传用户:牛津鞋
设计了一个基于FPGA的单精度浮点数乘法器.设计中采用改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,并提出对Wallace树产生的2个伪和采用部分相加的方式,提高了乘法器的运算速度;加入对特殊值的处理模块,完善了乘法器的功能.本设计在Altera DE2开发板上进行了验证. ...
/dl/32711.html
标签: FPGA 精度 浮点数 乘法器设计
上传时间: 2013-10-09
上传用户:xjy441694216
超前进位加法器的设计
/dl/34438.html
标签: 进位 加法器
上传时间: 2013-10-19
上传用户:shen_dafa
虫虫下载站 半导体技术网 电子研发网 源码地带 电源技术网 单片机技术网 医疗电子技术 嵌入式系统与单片机