verilog 时钟程序实例在ise下编译通过spatan3的芯片
源代码在线查看: hdllib.ref
EN clock NULL e:/clock/clock.vhd sub00/vhpl00
AR clock behavioral e:/clock/clock.vhd sub00/vhpl01
|
相关资源 |
|
-
verilog 时钟程序实例在ise下编译通过spatan3的芯片
-
一个演示如何使用和定义F2407的IO口的程序例子,在CCS下编译通过
-
evc下使用的绘图 程序 源代码 在模拟器下编译通过
-
一个关于热敏打印机时序的仿真程序,能够应用于大多数的热敏打印机中,实现了打印数据的并转串.使用Verilog编写,在Modsim下编译通过.并有最终的仿真波形.
-
c++builder动态连接paradox数据库的例子程序,在bcb6下编译通过
-
非常容易移植的CF卡驱动程序,在LPC21XX下编译通过,支持UCOS-II.如果想移植到单片机下也非常容易,我就以此版本移植到51的MCU中.
-
秒表汇编程序主要实现汇编语言下面的电子钟功能.提供主要的设置时间,设置闹铃,显示时间等功能 下面是程序,已经在MASM5下编译运行通过..但有个缺点,也是明显的,就是CPU占用率太多.日后有时间再更正
-
此程序为扫描程序,用一定的算法对纸张进行扫描,在linux下编译通过
|