基于FPGA的提取位同步时钟DPLL设计
资源简介:随着电子技术的快速发展,各种电子设备对时间精度的要求日益提升。在卫星发射、导航、导弹控制、潜艇定位、各种观测、通信等方面,时钟同步技术都发挥着极其重要的作用,得到了广泛的推广。对于分布式采集系统来说,中心主站需要对来自于不同采集设备的采集数...
上传时间: 2013-08-05
上传用户:lz4v4
资源简介:现代IC设计中,随着设计规模的扩大和复杂度的增长,验证成为最严峻的挑战之一。在现代ASIC设计中,很难用单一的验证方法来对复杂芯片进行有效的验证,为了将设计错误减少到可接受的最小量,需要将一系列的验证方法和工具结合起来。 在64位全定制嵌入式CPU设计...
上传时间: 2013-04-24
上传用户:003030
资源简介:基于FPGA的16位数据路径的AESIP核
上传时间: 2013-11-12
上传用户:zhangjinzj
资源简介:基于FPGA的8位乘法器代码,可以进行四象限乘法
上传时间: 2013-12-01
上传用户:youmo81
资源简介:基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。
上传时间: 2016-03-10
上传用户:cc1915
资源简介:基于FPGA的多功能电子时钟的设计很经典的哦
上传时间: 2016-09-24
上传用户:zhaoq123
资源简介:基于16c54的4位LED时钟显示程序
上传时间: 2016-09-25
上传用户:a6697238
资源简介:基于FPGA的八位RISC CPU的设计....
上传时间: 2017-06-24
上传用户:JIUSHICHEN
资源简介:基于FPGA的全数字锁相环设计,内有设计过程和设计思想
上传时间: 2013-08-13
上传用户:fqscfqj
资源简介:文中提出了一种基于FPGA的八通道超声探伤系统设计方案。该系统利用低功耗可变增益运放和八通道ADC构成高集成度的前端放大和数据采集模块;采用FPGA和ARM作为数字信号处理的核心和人机交互的通道。为了满足探伤系统实时、高速的要求,我们采用了硬件报警,缺陷...
上传时间: 2013-11-07
上传用户:xaijhqx