基于FPGA的多功能数字钟设计基于FPGA的多功能数字钟设计基于FPGA的多功能数字钟设计
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2013-08-18
上传用户:问题问题
资源简介:基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。
上传时间: 2016-03-10
上传用户:cc1915
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2016-09-06
上传用户:1583060504
资源简介:基于单片机的多功能数字时钟设计这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2021-12-06
上传用户:zhengtiantong
资源简介:基于Verilog HDL设计的多功能数字钟,有兴趣的
上传时间: 2013-11-26
上传用户:宋桃子
资源简介:随着计算机和微电子技术的飞速发展,基于数字信号处理的示波器、信号发生器、逻辑分析仪和频谱分析仪等测量仪器已经应用到各个领域并且发挥着重要作用,但这些仪器昂贵的价格阻碍了它们的普遍使用。 本文针对电子测量仪器技术发展和普及的情况,结合用FPGA实...
上传时间: 2013-06-05
上传用户:love_stanford
资源简介:介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控...
上传时间: 2014-07-27
上传用户:llandlu
资源简介:基于51单片机的多功能数字钟。时间,年月日,多组闹钟,议程。且外接24C04的EEPROM后可保存设置。蜂鸣器由I/O口接三极管放大后驱动。
上传时间: 2013-12-29
上传用户:dengzb84
资源简介:单片机MSC51设计的5个源程序:1、数据排序2、多功能数字钟设计3、P1口循环亮灯设计4、脉冲计数器5、8250芯片串口扩展。另附程序详细介绍。
上传时间: 2014-11-10
上传用户:xiaodu1124
资源简介:介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控...
上传时间: 2015-10-24
上传用户:偷心的海盗