您现在的位置是:源码地带 > 资源下载

基于FPGA的全数字扩频收发机

资 源 简 介

软件无线电(SDR)<'[1]>系统是利用软件方式,控制可编程硬件来更改系统参数,以便适应不同的需要。它有两个核心思想,首先是将数字化区域由接收机推广到发射机,并用数字方式实现了几乎全部的基带和中频系统。其次就是将信号处理部分,诸如:调制解调、上/下变频、滤波器设计等模块全部构建在硬件平台上用软件控制。而且随着可编程器件(如:FP6A、DSP等)性能上的飞速提升,又使以上这一切的实现变得更加便捷和简易,所以结合扩频设计技术,设计一款基于FPGA的全数字扩频收发机,便是本课题的主要研究目标。 本文将首先从扩频收发机的关键技术入手,着重介绍其理论依据。随后,基于这些理论知识以及部分专用直接序列扩频芯片的设计结构,如:Z87200,HFA3824等,确定了本扩频收发机的实现方案,并结合本方案特点设计了一套完整的硬件测试平台。它分为数字和模拟两部分,其中以Altera Cyclone Ⅱ系列FPGA芯片EP2C35F672C6作为数字部分的硬件载体。同时分别采用ADI、TI、Intersil和Minis-Cirsuits等公司的多种芯片构建模拟部分的测试平台。而后,通过使用Verilog HDL硬件描述语言对系统作了具体的软硬件实现。 最后,针对系统的特点,利用实验室现有的测试仪器,制定出具体的测试方案,对所设计的系统进行了调试和性能检验,得到了宝贵的硬件调试经验和有用的测试结论,并在此基础上给出了一种基于SOPC技术的系统实现方案,以供参考。

相 关 资 源