在视频传输系统中,最大障碍是视频数据的大数据量传输。故压缩就显得尤为必要。MJPEG是以25帧每秒传输的JPEG图像。本文根据JPEG基本压缩模式,通过前端图像采集芯片输出标准的4:2:2格式的图像流,在XILINX公司的SPARTAN IIE芯片下压缩,获得了良好效果,压缩比达到10:1。中间的各个环节同MATLAB下同等压缩相比,除了精度上有点差别外,基本一致。同专用芯片相比,比专用芯片灵活得多,FPGA内部全部是可编程,烧写不同的程序便可实现不同的压缩。同DSP相比,压缩时间极大的提高,同周霖的“基于DSP技术的静态图像压缩编码”一文中编码所需的时间进行比较(DCT变换消耗4224个指令,量化Z排序耗960指令,huffman编码至少耗1400指令),假设令其采用6000系列DSP,指令周期为6ns,运算速度为1336MIPS。压缩一个8*8DCT块,采用高档的DSP,消耗39tJs,而采用27M的FPGA只需6us,若采用FPGA内部自带的DLL将时钟倍频到54M,则只需要3us.本设计同传统的压缩实现方式相比,在速度和灵活性上有了极大的提高。
资源简介:基于fpga的MJPEG编码,用硬件描述语言vlogic写的
上传时间: 2015-06-27
上传用户:qiaoyue
资源简介:基于fpga的交织编码器设计,主要讲叙如何在fpga上实现交织编码器。
上传时间: 2017-05-28
上传用户:xjz632
资源简介:基于FPGA的PCM编码器与解码器的设计
上传时间: 2014-12-03
上传用户:yangbo69
资源简介:基于FPGA的PCM编码器与解码器的设计
上传时间: 2017-06-11
上传用户:拔丝土豆
资源简介:未来的时代是信息时代,信息需要通过媒体来进行记录、传播和获取。视频数据的压缩技术和解压缩技术成了多媒体技术中的关键技术之一,本论文设计的芯片正是基于FPGA实现视频编码器的设计,主要面向于对音频和视频信号进行压缩和解压缩的广泛场合。 本论文首先...
上传时间: 2013-06-28
上传用户:aa17807091
资源简介:基于FPGA的MJPEG视频解码器的芯片设计
上传时间: 2013-06-10
上传用户:wanqunsheng
资源简介:基于FPGA的分频器,可以根据更改参数,实现不同倍数的分频.
上传时间: 2013-08-15
上传用户:llwap
资源简介:verilog编写基于fpga的鉴相器模块
上传时间: 2013-08-19
上传用户:18752787361
资源简介:基于FPGA的SD转换器的设计与实现,已经在实际项目中测试过,完全OK!
上传时间: 2013-08-23
上传用户:box2000
资源简介:介绍了MSK信号的优点,并分析了其实现原理,提出一种MSK高性能数字调制器的FPGA实现方案;采用自顶向下的设计思想,将系统分成串/并变换器、差分编码器、数控振荡器、移相器、乘法电路和加法电路等6大模块,重点论述了串/并变换、差分编码、数控振荡器的实现...
上传时间: 2013-11-23
上传用户:dvfeng